• Votre sélection est vide.

    Enregistrez les diplômes, parcours ou enseignements de votre choix.

  • Se connecter
  • Accueil
  • page://11285f75-54cc-4102-adfc-bba834e8dd7bLINK
    Offre de formation
  • odfLevel1://FI?rootId=page://11285f75-54cc-4102-adfc-bba834e8dd7bCONTAINER
    Formation d'ingénieur classique
  • program://_root?rootId=page://11285f75-54cc-4102-adfc-bba834e8dd7b&programId=programContent://4cfd1f20-bc14-4818-a1ca-a9c3c40bbc64CONTAINER
    Ingénieur diplômé spécialité électronique et systèmes numériques
  • course://ingenieur-diplome-specialite-electronique-et-systemes-numeriques-LMHFTD6T?rootId=page://11285f75-54cc-4102-adfc-bba834e8dd7b&courseId=courseContent://f8f8b0bb-2bb4-4b7b-b13b-a2787419c920&programId=programContent://4cfd1f20-bc14-4818-a1ca-a9c3c40bbc64CONTAINER
    SPECIALITE OBJETS CONNECTES
  • course://ingenieur-diplome-specialite-electronique-et-systemes-numeriques-LMHFTD6T/specialite-objets-connectes-LOE5678G?rootId=page://11285f75-54cc-4102-adfc-bba834e8dd7b&courseId=courseContent://cb701e24-fc81-44b1-9c89-76b04bc3ae42&programId=programContent://4cfd1f20-bc14-4818-a1ca-a9c3c40bbc64CONTAINER
    UE2 Embarqués et IoT
  • Traitement et interfaces sur systèmes embarqués

Traitement et interfaces sur systèmes embarqués

  • Niveau d'étude

    BAC +5

  • Composante

    Polytech Dijon (Ex-ESIREM)

Description

L’objectif de ce cours est de permettre aux étudiants d’avoir une bonne connaissance de la conception des systèmes sur puce. Ils sont sensibilisés à la complexité grandissante de ses systèmes et à la nécessité de nouvelles méthodes de design facilitant la réutilisation de blocs matériels. La méthodologie HLS associée à des plateformes FPGA (SOC) est présentée comme une solution de prototypage rapide pour les SOC. Ces méthodes sont à la fois utilisées pour implanter des traitements sur ce type de cibles matérielles mais d’approfondir leurs connaissances sur l’interfaçage de cibles matérielles présentes dans les systèmes.

Lire plus

Objectifs

Les acquis d’apprentissage visés sont :

  • Découverte des principes d’un système sur puce et de leur configuration
  • Mise en œuvre d’interfaces de communication sur une cible embarquée
  • Mise en œuvre de méthodes et outils de prototypage rapide pour le traitement mais également la communication au sein d’un système embarqué de type systèmes sur puce (SoC)
Lire plus

Heures d'enseignement

  • En/SuEncadrement / Suivi40h

Pré-requis obligatoires

  • Conception sur cible de type FPGA
Lire plus

Modalités de contrôle des connaissances

Évaluation initiale / Session principale - Épreuves

Type d'évaluationNature de l'épreuveDurée (en minutes)Nombre d'épreuvesCoefficient de l'épreuveNote éliminatoire de l'épreuveRemarques
CC (contrôle continu)Evaluation des pratiques techniques

Seconde chance / Session de rattrapage - Épreuves

Type d'évaluationNature de l'épreuveDurée (en minutes)Nombre d'épreuvesCoefficient de l'épreuveNote éliminatoire de l'épreuveRemarques
CC (contrôle continu) 2nde chanceEvaluation des pratiques techniques